Veröffentlichungen
Veröffentlichungen:
217 Einträge
2007
-
Nearest Neighborhood Greyscale Operator for hardware-efficient micro-scale texture extraction , 1 Dez. 2007, in: EURASIP journal on advances in signal processing. Vol. 2007, S. Article ID 52630Publikation: Beitrag in Fachzeitschrift > Forschungsartikel
-
Neighborhood Rank Order Coding for Robust Texture Analysis and Feature Extraction , 1 Dez. 2007, Proceedings of 7th International Conference on Hybrid Intelligent Systems HIS 2007. S. 290-295, 6 S.Elektronische (Volltext-)VersionPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
Abbildung komplexer, pulsierender, neuronaler Netzwerke auf spezielle neuronale VLSI Hardware , 1 Juni 2007, Dresdner Arbeitstagung Schaltungs- und Systementwurf (DASS´2007). S. pp. 127-132Publikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
Active Pixel Sensor Arrays in 90/65nm CMOS-Technologies with vertically stacked photodiodes , 1 Juni 2007, in: International Image Sensor Workshop (IISS). S. 16-19, 4 S.Elektronische (Volltext-)VersionPublikation: Beitrag in Fachzeitschrift > Forschungsartikel
-
Modellierung eines Wafer-Scale Systems für pulsgekoppelte neuronale Netze , 1 Juni 2007, Dresdner Arbeitstagung Schaltungs- und Systementwurf (DASS´2007). Hardt, W. (Hrsg.). TUDpress/Thelem Universitätsverlag, S. pp. 61-66Publikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
SYMPAD – A Class Library for Processing Parallel Algorithm Specifications , 1 Mai 2007, Dresdner Arbeitstagung Schaltungs und Systementwurf (DASS). Dresden, Germany, S. 93-98, 6 S.Publikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
A Reconfiguration Aware Circuit Mapper for FPGAs , 1 April 2007, IEEE International Parallel & Distributed Processing Symposium - IPDPS 2007, 14th Reconfigurable Architectures Workshop. Long Beach, USAElektronische (Volltext-)VersionPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
Efficient Mapping and Functional Verification of Parallel Algorithms on a Multi-Context Reconfigurable Architecture , 1 März 2007, 20th International Conference on Architecture of Computing Systems (ARCS'07) - Workshop on Dynamically Reconfigurable Systems (DRS). Zurich, Switzerland, S. 141-150, 10 S.Publikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
Wafer-scale VLSI implementations of pulse coupled neural networks , 1 März 2007, 4th Multi-Conference on Systems, Signals & Devices (SSD'07). S. 409, 1 S.Publikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
2006
-
Design techniques for deep submicron CMOS / Case study Delta-Sigma-Modulator , 1 Mai 2006, Dresdner Arbeitstagung Schaltungs- und Systementwurf 2006. S. 35-40, 6 S.Publikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband