2006
BRAUNES, J.:
Easy Configuration of Complex On-Chip Emulators.
In: ECE Magazins, ICC Media, März/2006,
S. 26--28
PREUßER, T. B.:
Background of the Analysis of a Fully-Scalable Digital Fractional Clock Divider.
In: Technische Universität Dresden: Fakultät Informatik: Technische Berichte, TUD-FI06-03 September 2006, TU Dresden,
- ISSN 1430-211X
BRAUNES, J.;, SPALLEK, R. G.:
A Compiler-Oriented Architecture Description for Reconfigurable Systems.
In: Reconfigurable Computing: Architectures and Applications, Second International Workshop, ARC 2006, Delft, the Netherlands, March 1-3, 2006 Revised Selected Papers, Springer, August/2006
- ISBN 978-3540367086, S. 443--448
http://www.springerlink.com/content/gh0161449117251h/
PREUßER, T. B.; SPALLEK, R. G.:
Analysis of a Fully-Scalable Digital Fractional Clock Divider.
In: IEEE 17th International Conference on Application-specific Systems, Architectures and Processors, IEEE Computer Society, 2006
- ISBN 0-7695-2682-9, S. 173--177
SCHNEIDER, J.:
Workshop: Hardware-Entwicklung und -Simulation mit FPGAs: In Stein gemeißelt.
In: Linux-Magazin, Linux-Magazin Verlag, Juli/2006,
S. 82--87
SCHNEIDER, J.; NIEDERLEIN, F,; SPALLEK, R. G.:
Architekturkonzeption und HW-Unterstützung für Agentensysteme.
In: Dresdner Arbeitstagung Schaltkreis- und Systementwurf: 10.-11. Mai 2006: Frauenhofer IIS, Institutsteil ESA, TUDpress, Verlag der Wissenschaften GmbH, 2006
S. 137--142
SCHNEIDER, J.; NIEDERLEIN, F,; SPALLEK, R. G.:
Sequencing graph based self-organization for hardware agent systems,
In: 1st International Conference for Young Researchers in Computer Science, Control, Electrical Engineering and Telecommunications - ICYR 2006, Proceedings, 2006
KÖHLER, S.; ZIMMERLING, M.; SPALLEK, R. G.:
ARRIVE - eine rekonfigurierbare DSP-Architektur mit geringem Rekonfigurationsoverhead.
In: Dresdner Arbeitstagung Schaltkreis- und Systementwurf: 10.-11. Mai 2006: Frauenhofer IIS, Institutsteil ESA, TUDpress, Verlag der Wissenschaften GmbH, 2006
S. 127--135
KÖHLER, S.; ZIMMERLING, M.; ZABEL, M.; SPALLEK, R. G.:
Prototyping and Application Development Framework for Dynamically Reconfigurable DSP Architectures.
In: ARCS '06.: 19th International Conference on Architecture of Computing Systems: Workshop Proceedings, March, 2006, Frankfurt am Main, 16, Bonner Köllen Verlag, 2006
- ISBN: 3-88579-175-7, S. 142--151
IRRGANG, K.; KOLLOSCHIE:
Software-Debugging und Kalibrierung unter Echtzeitbedingungen.
In: 7. Nachwuchswissenschaftlerkonferenz mitteldeutscher Fachhochschulen, Fachhochschule Harz, Wernigerode, 2006,
- ISBN: 3-00-018148-2, S. 95--100
IRRGANG, K.; BRAUNES, J.; SPALLEK, R. G.; WEISSE, S.; GRÖGER, T.:
A new Concept for Efficient Use of Complex On-Chip Debug Solutions in SOC based Systems.
In: Embedded World 2006 Conference, 2006, Franzis Verlag, 2006,
- ISBN: 3-7723-0143-6, S. 215--223
IRRGANG, K.:
Strategien des Hardware-Software-Co-Debugging.
In: Wissenschaftliche Beiträge der FachHochschule Lausitz, Druck und Satz GmbH, Großräschen, Freienhufener Str. 4, 01983 Großräschen, 2006,
- ISBN: 3-9810211-1-8, S. 16--20
KÖHLER, S.; BRAUNES, J.; SPALLEK, R. G.:
Partitionierung und Scheduling von Verarbeitungsoperationen in fest verdrahteten und rekonfigurierbaren Datenpfaden.
In: 1st Cooperation Workshop of Computer Science, Computer Science Reports 03/06, BTU Cottbus, Oktober/2006
- ISSN: 1437-7969, S. 61--66
ZABEL, M.; PREUßER, T.; SPALLEK, R.G.:
Real-time Java Processor for Monitoring and Test.
In: 1st Cooperation Workshop of Computer Science, Computer Science Reports 03/06, BTU Cottbus, Oktober/2006
- ISSN: 1437-7969, S. 81--86
SONNTAG, F.; VOGELSANG, S.:
Simulation und Charakterisierung von Mikrofluidiksystemen zur mäanderförmigen Strömungsführung in Lab-on-a-Chip-Systemen.
In: Technische Systeme für Biotechnologie und Umwelt, 2006, Tagungsband 13. Heiligenstädter Kolloquium, IBA e.V. Heiligenstadt, 2006
- ISBN: 10 3-00-018621-2, S. 117--124