Dr.-Ing. Lester Kalms
Postdoktorand
NameHerr Dr.-Ing. Lester Kalms
Eine verschlüsselte E-Mail über das SecureMail-Portal versenden (nur für TUD-externe Personen).
Besuchsadresse:
Andreas-Pfitzmann-Bau (APB), 1099 Nöthnitzer Str. 46
011087 Dresden
Lebenslauf:
Lester Kalms ist seit Juni 2017 Doktorand und wissenschaftlicher Mitarbeiter im Bereich Informatik am Lehrstuhl für Adaptive Dynamische Systeme (ADS) an der Technischen Universität Dresden. Vor seinem Wechsel an diesen Lehrstuhl studierte er Technische Informatik an der Technischen Universität Berlin, wo er 2013 seinen Bachelor-Abschluss und 2015 seinen Master-Abschluss erhielt. Von Juli 2015 bis Mai 2017 war er Doktorand und wissenschaftlicher Mitarbeiter im Bereich Elektrotechnik und Informationstechnik in der Forschungsgruppe Anwendungsspezifische Multi-Core Architekturen (MCA) von Prof. Dr.-Ing. Diana Göhringer an der Ruhr-Universität Bochum (RUB).
Forschungsinteressen:
Seine aktuellen Forschungsinteressen umfassen Methoden und Algorithmen für die effiziente Programmierung und Verteilung von Anwendungen auf heterogene Systeme, darunter FPGAs, GPUs und CPUs mit C++, OpenCL, Compilern und High-Level-Synthese.
Publikationen:
2024
-
A Flexible Mixed-Mesh FPGA Cluster Architecture for High Speed Computing , 2024, Applied Reconfigurable Computing. Architectures, Tools, and Applications - 20th International Symposium, ARC 2024, Proceedings: 20th International Symposium, ARC 2024, Aveiro, Portugal, March 20–22, 2024, Proceedings. Skliarova, I., Brox Jiménez, P., Véstias, M. & Diniz, P. C. (Hrsg.).S. 267-281, 15 S.Elektronische (Volltext-)VersionPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
2023
-
ArcvaVX: OpenVX Framework for Adaptive Reconfigurable Computer Vision Architectures , 2023, Applied Reconfigurable Computing. Architectures, Tools, and Applications - 19th International Symposium, ARC 2023, Proceedings. Palumbo, F., Keramidas, G., Voros, N. & Diniz, P. C. (Hrsg.). Springer Science and Business Media B.V., S. 97-112, 16 S.Elektronische (Volltext-)VersionPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
EUFRATE: A High-Perfomance Reconfigurable Architecture for Radiation-hardened Telecom Payloads , 2023, Proceedings of the 2023 European Data Handling and Data Processing Conference for Space, EDHPC 2023. Tali, M. & Ghiglione, M. (Hrsg.). Institute of Electrical and Electronics Engineers Inc., S. 1-7Elektronische (Volltext-)VersionPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
EuFRATE: European FPGA Radiation-hardened Architecture for Telecommunications , 2023, 2023 Design, Automation and Test in Europe Conference and Exhibition, DATE 2023 - Proceedings. S. 1-6Elektronische (Volltext-)VersionPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
2022
-
High-Performance AKAZE Implementation Including Parametrizable and Generic HLS Modules , 17 Okt. 2022, 2022 IEEE 33rd International Conference on Application-specific Systems, Architectures and Processors (ASAP). S. 139 - 147, 9 S.Elektronische (Volltext-)VersionPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
DECISION: Distributing OpenVX Applications on CPUs, GPUs and FPGAs using OpenCL , 2022, Proceedings - 2022 IEEE 36th International Parallel and Distributed Processing Symposium Workshops, IPDPSW 2022. Institute of Electrical and Electronics Engineers Inc., S. 84-91, 8 S.Elektronische (Volltext-)VersionPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
2021
-
A Parametrizable High-Level Synthesis Library for Accelerating Neural Networks on FPGAs , Mai 2021, in: Journal of Signal Processing Systems. 93, 5, S. 513-529, 17 S.Elektronische (Volltext-)VersionPublikation: Beitrag in Fachzeitschrift > Forschungsartikel
-
A Cross-Platform OpenVX Library for FPGA Accelerators , März 2021, S. 75-83, 9 S.Elektronische (Volltext-)VersionPublikation: Beitrag zu Konferenzen > Paper
-
Accelerated High-Level Synthesis Feature Detection for FPGAs Using HiFlipVX , 2021, Towards Ubiquitous Low-power Image Processing Platforms (TULIPP). S. 115-135, 21 S.Publikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Buch/Sammelband/Gutachten
2020
-
Resource Efficient Dynamic Voltage and Frequency Scaling on Xilinx FPGAs , 2020, S. 178-192, 15 S.Publikation: Beitrag zu Konferenzen > Paper