Dipl.-Ing. Julian Haase
Wissenschaftlicher Mitarbeiter
NameHerr Dipl.-Ing. Julian Haase
Eine verschlüsselte E-Mail über das SecureMail-Portal versenden (nur für TUD-externe Personen).
Besuchsadresse:
Andreas-Pfitzmann-Bau (APB), 1039 Nöthnitzer Str. 46
01187 Dresden
Forschungsinteressen:
Seine aktuellen Forschungsinteressen umfassen insbesondere Network-On-Chip (NoC) und Routingalgorithmen, sowie rekonfigurierbare Rechensysteme und Multiprocessor Systems-on-Chip (MPSoCs).
Lebenslauf:
Julian Haase ist seit März 2018 Doktorand und wissenschaftlicher Mitarbeiter in der Informatik an der Professur für Adaptive Dynamische Systeme (ADS) an der Technischen Universität Dresden. Vor seinem Wechsel an die Professur für Adaptive Dynamische Systeme studierte er Informationssystemtechnik an der Technischen Universität Dresden, wo er 2017 das Studium erfolgreich als Diplom-Ingenieur abgeschlossen hat.
Publikationen:
2022
-
PANACA: An open-source configurable network-on-chip simulation platform , 26 Aug. 2022, 2022 35th SBC/SBMicro/IEEE/ACM Symposium on Integrated Circuits and Systems Design (SBCCI). S. 1-6, 6 S.Elektronische (Volltext-)VersionPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
Secure communication protocol for network-on-chip with authenticated encryption and recovery mechanism , 14 Juli 2022, 2022 IEEE 33rd International Conference on Application-specific Systems, Architectures and Processors (ASAP). Pericas, M., Pnevmatikatos, D. N., Trancoso, P. P. M. & Sourdis, I. (Hrsg.).S. 156-160, 5 S.Elektronische (Volltext-)VersionPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
2021
-
Performance Analysis of Application-Specific Instruction-Set Routers in Networks-on-Chip , 2021Publikation: Beitrag zu Konferenzen > Paper
2018
-
Collector-Emitter voltage based one-step commutation for direct three-level matrix converter , 2018, 20th European Conference on Power Electronics and Applications, EPE 2018, ECCE Europe: 17-21 September 2018, Riga, Latvia. S. 10-xPublikation: Beitrag in Buch/Konferenzbericht/Sammelband/Gutachten > Beitrag in Konferenzband
-
Low Power Image Processing Applications on FPGAs Using Dynamic Voltage Scaling and Partial Reconfiguration , 2018, S. 64-69, 6 S.Elektronische (Volltext-)VersionPublikation: Beitrag zu Konferenzen > Paper